gen5懶人包

Phison執行長潘健成特別表示,Phison與GIGABYTE雙方自SATA gen5 SSD時代便開始合作,一直有非常良好的合作默契。 PCIe Gen5固態硬碟是整合高速傳輸與儲存的技術,在PS5026-E26產品驗證階段,也遭遇相當多的挑戰,雙方相互成立專案小組,進行技術交流以及相互校驗,以便及時解決驗證問題,有助於雙方在未來的合作上能夠更加順暢。 這已經是使用Megtron-6、甚至還在發展中的Megtron-7板材所能達到的最遠距離,姑且不論其成本為現有PCB板材的數倍以上,這樣的訊號距離還是遠不及伺服器設計的需求。

  • 因此,緯穎的研發團隊還在評估其他具可行性的方案,例如改用同軸電纜,或是在訊號傳輸路徑上增加Retimer來延長PCIe訊號的傳輸距離。
  • Astera Labs業務長Sanjay Gajendra(圖1)表示,由於PCIe Gen4/Gen5的速度非常快,因此其訊號傳輸距離也變得極短。
  • 不過,也因為Retimer是主動元件,因此業界在評估Retimer元件時,必須把Retimer本身的功耗、Retimer所造成的訊號延遲也列入考量。
  • 這已經是使用Megtron-6、甚至還在發展中的Megtron-7板材所能達到的最遠距離,姑且不論其成本為現有PCB板材的數倍以上,這樣的訊號距離還是遠不及伺服器設計的需求。
  • 為延長訊號傳輸距離,除了使用高速PCB板材之外,在訊號路徑上添加主動元件,將訊號重新整理後再傳輸到目的地,也是一個可行的辦法,而且這種做法往往比採用昂貴的高速板材或同軸電纜來得更具成本優勢。
  • Retimer跟一般常見的訊號放大器不同,放大器不具備訊號清理功能,只會把收到的訊號放大後再傳輸出去,這意味著放大器輸出的訊號,其實是耦合了各種雜訊後的PCIe訊號。

日前台灣印刷電路板業界的年度盛會–TPCA gen5 Show期間,伺服器ODM大廠緯穎的研發團隊就以「PCB在次世代資料中心所面臨的挑戰」為題,詳細分析了高速訊號在PCB上所遭遇到的問題。 根據緯穎的經驗,在現有的PCB板材上,PCIe Gen4訊號的傳輸距離頂多只能達到15英吋,如果是PCIe Gen5,傳輸距離則會進一步縮減到10英吋以內。 gen5 除了頻寬翻倍之外,PCIe gen5 5.0還帶來了其他變化,例如改變電氣設計以改善信號完整性,向後相容PCIe等等。 此外,PCIe 5.0還設計了新標準,減少延遲,並降低長距離傳輸中的信號衰減。 不過,也因為Retimer是主動元件,因此業界在評估Retimer元件時,必須把Retimer本身的功耗、Retimer所造成的訊號延遲也列入考量。 相較於其他同業提出的解決方案,Astera Labs的Retimer在功耗上只有其50%,訊號延遲表現也更為優異。

gen5: 延長訊號距離 Retimer將成PCIe Gen4/5標準配套

因此,緯穎的研發團隊還在評估其他具可行性的方案,例如改用同軸電纜,或是在訊號傳輸路徑上增加Retimer來延長PCIe訊號的傳輸距離。 以PCIe Gen4為例,在一般的印刷電路上,訊號傳輸距離通常只能達到15英吋,若是採用PCIe Gen5,訊號傳輸距離更會縮短到10英吋以內。 能有效延長PCIe訊號傳輸距離的重定時器,將成為未來伺服器、高速網路交換設備主機板上常見的配套方案。 圖1 Astera Labs業務長Sanjay Gajendra手上的Retimer晶片,是延長PCIe Gen4/Gen5訊號距離的重要解決方案。 這裡所指的主動元件,就是Astera Labs目前的主力產品–Retimer。

gen5

為延長訊號傳輸距離,除了使用高速PCB板材之外,在訊號路徑上添加主動元件,將訊號重新整理後再傳輸到目的地,也是一個可行的辦法,而且這種做法往往比採用昂貴的高速板材或同軸電纜來得更具成本優勢。 百佳泰依據PCI gen5 gen5 Express的測試程式提供與PCI-SIG Compliance Workshop一致的測試服務。 我們擁有完整的測試設備和技術,並多次舉辦和參與PCIe插拔認證大會,可以為您的產品提供最及時的服務,並確保您產品的品質。

gen5: GEN5 系列

Retimer跟一般常見的訊號放大器不同,放大器不具備訊號清理功能,只會把收到的訊號放大後再傳輸出去,這意味著放大器輸出的訊號,其實是耦合了各種雜訊後的PCIe訊號。 Retimer則是帶有數位訊號處理能力的高速串列/解串列,即便收到的PCIe訊號已經與雜訊耦合,Retimer還是能藉由DSP功能重建乾淨的PCIe訊號,並發送該訊號的副本到目的地。 Astera Labs業務長Sanjay Gajendra(圖1)表示,由於PCIe Gen4/Gen5的速度非常快,因此其訊號傳輸距離也變得極短。

在今年度的PCI-SIG開發者論壇台北場,身為PCIe Retimer標準重要貢獻者的Astera Labs也參與了此次論壇,並與英特爾、新思聯手展示了一個PCIe Gen5的傳輸系統,其線路長度遠超過10英吋,吸引不少與會者的關注。 gen5 PCIe Gen5 U.2/U.3 測試治具,可以同時量測U.2及U.3電氣訊號,避免購入多套治具設備及切換測試品項的困擾。 相較於PCIe 4.0使用的2-pole、1-zero CTLE回應,PCIe 5.0使用4-pole、2-zero CTLE 濾波器回應。 PCIe 4.0和5.0具備許多共同點:兩者均使用 NRZ 調變、128B/130B 編碼,相同的 2.5×10-13 BER 目標以及相同的連接器腳位排列。 發射器使用相同的 FFE 方式,並具有 11 組接頭預設 (P0-P10)。

gen5: GEN5 QUOTE

Similar Posts